3
UNIVERSIDAD DE EL SALVADOR ESCUELA DE INGENIERIA ELECTRICA ELC-315 Switch Analógico Sample and Hold Multiplexer Analógico 2:1 Por José Ramos López, 2009 Objetivo El propósito de este laboratorio es ganar familiaridad con circuitos que son útiles en aplicaciones con señales mixtas (tanto analógicas como digitales): un generador de reloj, switches analógicos y digitales, el sample and hold, y un multiplexer analógico de 2-a-1. Revisar el capítulo 4 del texto para una cobertura del MOSFET como switch analógico. Prelaborataorio 1. El timer 555. Este block funcional es cubierto en la sección 13.7 del texto. La figura 1 meustra el LM555 configurado como un multivibrador astable (generador de reloj). Calcular los valores requeridos de RA y RB para conseguir una señal de reloj de 20 kHz (+5%) con un ciclo de trabajo de aproximadamente el 60 %. Use un condensador C = 0.01 uF. Fig. 1. El timer LM555 2. Inversor CMOS. La salida digital Vclk del timer LM555 variará entre tierra y +15V. El multiplexer 2:1 requerirá Vclk y su complemento Vcomp. Para generar el señal complemento usaremos un inversor digital construido en base a dos transistores del arreglo MOSFET 14007, el

LAB II ELC 315

Embed Size (px)

DESCRIPTION

555

Citation preview

Page 1: LAB II ELC 315

UNIVERSIDAD DE EL SALVADOR ESCUELA DE INGENIERIA ELECTRICA ELC-315 Switch Analógico Sample and Hold Multiplexer Analógico 2:1 Por José Ramos López, 2009 Objetivo El propósito de este laboratorio es ganar familiaridad con circuitos que son útiles en aplicaciones con señales mixtas (tanto analógicas como digitales): un generador de reloj, switches analógicos y digitales, el sample and hold, y un multiplexer analógico de 2-a-1. Revisar el capítulo 4 del texto para una cobertura del MOSFET como switch analógico. Prelaborataorio 1. El timer 555. Este block funcional es cubierto en la sección 13.7 del texto. La figura 1 meustra el LM555 configurado como un multivibrador astable (generador de reloj). Calcular los valores requeridos de RA y RB para conseguir una señal de reloj de 20 kHz (+5%) con un ciclo de trabajo de aproximadamente el 60 %. Use un condensador C = 0.01 uF.

Fig. 1. El timer LM555 2. Inversor CMOS. La salida digital Vclk del timer LM555 variará entre tierra y +15V. El multiplexer 2:1 requerirá Vclk y su complemento Vcomp. Para generar el señal complemento usaremos un inversor digital construido en base a dos transistores del arreglo MOSFET 14007, el

Page 2: LAB II ELC 315

cual ya conocimos en el laboratorio de Electrónica I para la misma aplicación. La figura 2 muestra el inversor CMOS.

Fig. 2. Inversor CMOS 3. Sample and Hold El circuito sample and hold de la figura 3, usa uno de los MOSFETS canal N del 14007 como switch analógico M3. tomar nota de que VGEN es una señal seno de 1 kHz, de 5 V pico a pico con un offset de +2.5 V: el voltaje varía de 0 a +5V. las resistencias RG3 y RS3 son para protección del switch analógico.

Fig. 3. Circuito Saimple and Hold 3. Multiplexer analógico

Page 3: LAB II ELC 315

Fig.4. Multiplexer analógico